基于Vitis HLS的FIR滤波器设计及其性能分析
针对硬件开发过程中存在编程效率低、开发难度高及Vivado HLS资源使用率高等问题,利用Vivado及Vitis HLS平台设计并实现了基于127阶Hamming窗的流水线式直接型并行结构有限冲激响应滤波器,在Vivado Simulator环境下对比了HDL FIR IP、HLS FIR IP与XILINX FIR IP的滤波表现,详细分析了不同实现方式在资源使用率、时序、功耗、执行时间等方面的差异。实验结果表明:在相同条件下HLS FIR IP相较HDL FIR IP及XILINX FIR IP的资源使用率降低了1%,执行时间分别降低了24.5%、808.2%,且代码量节省了98.5%。以本文实验方法为基础与前人工作进行对比,客观分析了在一定条件下不同开发平台及方式的效率差异,结果表明本文设计方法可显著降低逻辑单元和存储资源的使用率,并提升开发效率。
吉林大学学报(工学版)
2025年03期
立即查看 >
图书推荐
相关工具书